Kondisi 9:
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=1, B2=0, B3=clock, B4=1, B5=1, B6=0
2. Gambar Rangkaian simulasi[Kembali]
4. Prinsip Kerja Rangkaian[Kembali]
Gambar di atas menunjukkan rangkaian J-K Flip Flop dan D Flip Flop dengan input B0=1, B1=1, B2=0, B3=clock, B4=1, B5=1, dan B6=0. Flip Flop adalah rangkaian elektronik yang memiliki dua kondisi stabil.
Pada rangkaian J-K Flip Flop, input R (Reset) terhubung ke B0 yang bernilai 1, input S (Set) terhubung ke B1 yang juga bernilai 1, input J terhubung ke B2 yang bernilai 0, input clock terhubung ke B3 dengan clock aktif low, yang berarti clock aktif saat bernilai 0. Input K terhubung ke B4 dengan nilai 1. Untuk rangkaian J-K Flip Flop, yang pertama kali dilihat adalah clock, apakah aktif low atau aktif high. Jika clock aktif low, maka clock harus bernilai 0 untuk mengaktifkan rangkaian. Karena input R dan S bernilai 1, rangkaian tidak aktif, output Q bernilai 0, dan output Q' bernilai 1, yang merupakan kebalikan dari Q. Input J dan K tidak aktif karena input yang diperlukan untuk mengaktifkan adalah nilai 0.
Pada rangkaian D Flip Flop, input D terhubung ke B5 dengan nilai 1, dan input clock terhubung ke B6 yang bernilai 0. Pada D Flip Flop, clock aktif high, yang berarti clock aktif saat bernilai 1. Karena input D bernilai 1, rangkaian aktif, output Q bernilai 0, dan output Q' bernilai 1, kebalikan dari Q.
Download File Rangkaian [disini]
Download Video Simulasi [disini]
Download Datasheet 7474 (D Flip Flop) [disini]
Download Datasheet 74LS112 (J-K Flip Flop) [disini]
Tidak ada komentar:
Posting Komentar